2015.11.12
- 극히 저잡음의rms 지터노이즈: 2457.6MHz에서 평균 44fs(12kHz~20MHz)
- 노이즈플로어: 2457.6MHz에서 -156dBc/Hz
- 낮은위상잡음: 800kHz, 983.04MHz의 출력에서 -141.7dBc/Hz
- PLL2로부터최대 14개의LVDS, LVPECL 또는 CML 타입 디바이스 클럭(DCLK)
- 최고3200MHz에 이르는 최대 CLKOUTx/CLKOUTx 및 SCLKOUTx/SCLKOUTx 주파수
- JESD204B 호환 시스템 레퍼런스 (SYSREF) 펄스
- 25ps의 아날로그 및 ½ VCO 사이클의 디지털 지연을 14개의 클럭 출력 채널 각각에 독립적으로 프로그램 가능
- SPI 프로그램 가능한 위상 잡음과 전력 소비의 비교
- JESD204B 동기화를 간소화 하기 위한 SYSREF 유효 인터럽트
- 협대역, 듀얼코어 VCO